CIRCUITO INTEGRADO LC4256V-75FN256B-101 | LC4256V-75FN256B-10I LATTICE


Por:
R$ 88,00

ou 12x de R$ 9,08 com juros Cartão Elo - Vindi
 
Simulador de Frete
- Calcular frete

Descrição Geral

CIRCUITO INTEGRADO LC4256V-75FN256B-101 | LC4256V-75FN256B-10I LATTICE

A família ispMACH 4000 de alto desempenho da Lattice oferece uma solução SuperFAST CPLD. A família é uma mistura das duas arquiteturas mais populares da Lattice: a ispLSI 2000 e a ispMACH 4A. Retendo o melhor de ambas as famílias, a arquitetura ispMACH 4000 concentra-se em inovações significativas para combinar o mais alto desempenho com baixo consumo de energia em uma família CPLD flexível.

 

O dispositivo LC4256V75FN256B-101 de alto desempenho da Lattice oferece uma solução SuperFAST CPLD. A família é uma mistura das duas arquiteturas mais populares da Lattice: a ispLSI 2000 e a ispMACH 4A. Retendo o melhor de ambas as famílias, a arquitetura LC4256V75FN256B-101 se concentra em inovações significativas para combinar o mais alto desempenho com baixo consumo de energia em uma família CPLD flexível.

 

O LC4256V75FN256B-101 combina alta velocidade e baixa potência com a flexibilidade necessária para facilitar o projeto. Com seu robusto pool de roteamento global e pool de roteamento de saída, esta família oferece excelente ajuste de primeira vez, previsibilidade de tempo, roteamento, retenção de pinagem e migração de densidade.

 

O dispositivo LC4256V75FN256B-101 oferece densidades que variam de 32 a 512 macrocélulas. Existem várias combinações de densidade de E/S nos pacotes Thin Quad Flat Pack (TQFP), Chip Scale BGA (csBGA) e Fine Pitch Thin BGA (ftBGA) que variam de 44 a 256 pinos/bolas. A Tabela 1 mostra as opções de macrocélula, pacote e E/S, juntamente com outros parâmetros-chave.

 

O dispositivo LC4256V75FN256B-101 possui recursos aprimorados de integração do sistema. Suporta tensões de alimentação de 3,3V (4000V), 2,5V (4000B) e 1,8V (4000C/Z) e tensões de interface de 3,3V, 2,5V e 1,8V. Além disso, as entradas podem ser acionadas com segurança até 5,5 V quando um banco de E/S é configurado para operação em 3,3 V, tornando esta família tolerante a 5 V. O LC4256V75FN256B-101 também oferece recursos de E/S aprimorados, como controle de taxa de rotação, compatibilidade com PCI, travas de barramento, resistores pull-up, resistores pull-down, saídas de dreno aberto e hot socketing. Os membros do dispositivo LC4256V75FN256B-101 são programáveis ??no sistema de 3,3 V/ 2,5 V/1,8 V através da interface IEEE Standard 1532. O recurso de teste de varredura de limite do padrão IEEE 1149.1 também permite o teste de produtos em equipamentos de teste automatizados. Os sinais de interface 1532 TCK, TMS, TDI e TDO são referenciados ao VCC (núcleo lógico).

 

OUTROS: DDJ-M12A18-001700 ; DDJM12A18001700

Pagamento

Detalhes

Marca: LATTICE Referência: 11043